1.本科院校学生
2.双高职校学生
1.学生以组为小单位,完成指定题目,使用verilog硬件描述语言设计项目,最终提交代码、项目报告、演示视频或仿真截图。
2.根据基础任务、拓展任务、文档质量及实物演示或仿真评定来判定队伍的得分。
3.2023年6月30日截止,逾期不可提交。
1.基础任务完成情况。
2.拓展任务作为开放性试题,旨在体现各参赛队伍的创新与合作能力,学生可根据不同环境不同需求,实现对环境数据收集及异常数据报警。参赛学生可以根据自身软硬件情况做出需求分析,设计系统架构。
3.项目报告,根据提供的模板规范书写。
1.工程源码
2.各个任务演示视频或仿真截图
3.项目报告(模板见群文件)
注:作品一旦提交无法更改
内容 | 分值 | 评分要求 |
基础任务 | 30 | 完成基础任务,共30分 |
拓展任务 | 40 | 根据拓展任务创新性、合理性、实用性进行综合评分 |
文档质量 | 20 |
1.项目报告重点突出、条理清晰。5分 2.设计方案原理分析合理、逻辑清晰。5分 3.源码规范,注释清晰。10分 |
实物演示或仿真 | 10 |
实物演示视频或仿真 |
总计 | 100 |
菁英挑战赛分别为参赛团队设置一、二、三等奖,以及参与奖,获奖团队会获得主办单位颁发的奖励。获奖名额按照参赛团队总数的一定比例进行设置。
一等奖:联想小新Pro14 16G+512G 一台
二等奖:Keychron Q1机械键盘 三块
三等奖:小米小爱音箱Pro 三台
参与奖:参与菁英挑战赛的团队都有机会获得纪念U盘。
说明:奖品会统一发送给团队队长。
1.教材1:《FPGA设计与Verilog实现》
2.教材2:《Intel FPGA权威设计指南》
3.教材3:《Intel Quartus Prime数字系统设计权威指南》
(注册免费学习FPGA入门课程视频)